ExFin Arq 1-25

ExFin Arq 1-25

University

6 Qs

quiz-placeholder

Similar activities

Lectura

Lectura

University

7 Qs

Memoria y aprendizaje

Memoria y aprendizaje

University

10 Qs

Procesos cognitivos básicos

Procesos cognitivos básicos

University

10 Qs

Neuroaprendizaje-Administración

Neuroaprendizaje-Administración

University

10 Qs

APRENDIZAJE Y MEMORIA

APRENDIZAJE Y MEMORIA

University

10 Qs

Hardware

Hardware

7th Grade - University

10 Qs

 IAS

IAS

University

10 Qs

Quiz de Psicología

Quiz de Psicología

University

10 Qs

ExFin Arq 1-25

ExFin Arq 1-25

Assessment

Quiz

Other

University

Hard

Created by

Oscar Hurtado

Used 2+ times

FREE Resource

6 questions

Show all answers

1.

MULTIPLE SELECT QUESTION

2 mins • 2 pts

Para diseñar un circuito que calcule el complemento a dos, que componentes se utilizarian?

Media Image
Media Image
Media Image
Media Image

ninguno

2.

MULTIPLE CHOICE QUESTION

2 mins • 2 pts

La transición de computadores decimales a binarios se consolidó alrededor de la década de 1960 debido a la mayor eficiencia, velocidad y economía del sistema binario. Sin embargo, la forma en que los computadores binarios representan información inherentemente decimal, como la parte fraccionaria de un número (por ejemplo, "23,375" o "0,2"), presenta desafíos. Considerando la necesidad de "convertir nuestras instrucciones decimales en señales digitales binarias", ¿cuál es la principal dificultad que surge al representar fracciones decimales no exactas en binario, como se ilustra con el ejemplo de "0,2", y qué estrategia se emplea para mitigar la pérdida de precisión resultante?

Algunas fracciones decimales tienen una representación binaria infinita y repetitiva, lo que requiere truncar la representación a un número finito de bits, introduciendo una aproximación. Aumentar el número de bits utilizados mejora la precisión.

La imposibilidad de representar directamente todos los números decimales en un sistema de base diferente.

La necesidad de algoritmos de conversión complejos que consumen muchos recursos computacionales.

La falta de estándares uniformes para la conversión de fracciones decimales a binario en las primeras computadoras.

Ninguna

3.

MULTIPLE CHOICE QUESTION

2 mins • 2 pts

La arquitectura de Von Neumann, ejemplificada por el computador IAS (1951), introdujo el concepto fundamental del "programa almacenado". A diferencia del ENIAC, que se programaba mediante cables, el IAS almacenaba tanto instrucciones como datos en su memoria. Considerando la estructura de la memoria del IAS, compuesta por 1000 posiciones de almacenamiento de 40 bits cada una, y el hecho de que una palabra podía contener dos instrucciones de 20 bits, ¿cómo se diferenciaba la gestión del flujo de control del programa en la arquitectura Von Neumann/IAS en comparación con los sistemas cableados como el ENIAC, y qué registro específico de la CPU era primordial para facilitar la ejecución secuencial de las instrucciones almacenadas en la memoria?

El flujo de control se basaba en la ejecución secuencial de instrucciones almacenadas en la memoria, facilitada por el registro PC.

La gestión del flujo de control se realizaba mediante un panel de interruptores físicos que direccionaban la ejecución.

El flujo de control se basaba en el almacenamiento de las instrucciones tanto derecha como izquierda en los registros MBR e IBR.

Ninguna

4.

MULTIPLE CHOICE QUESTION

2 mins • 2 pts

El computador IAS poseía una Unidad Aritmético Lógica (ALU) capaz de realizar operaciones con números binarios. Para transferir datos entre la memoria principal y los registros de la CPU, como el Registro Temporal de Memoria (MBR), se utilizaban buses. Considerando la arquitectura del IAS y el modelo de interconexión a través de bus, ¿qué función distintiva desempeñaba el Registro de Dirección de Memoria (MAR) en el proceso de lectura de una instrucción o dato desde una ubicación específica de la memoria hacia la CPU, y cómo se relacionaba esta función con el bus de direcciones del sistema?

El MAR especificaba la dirección de memoria a la que se debía acceder para la lectura, y esta dirección se transmitía a través del bus de direcciones.

El MAR almacenaba temporalmente los datos leídos de la memoria antes de enviarlos al MBR.

El MAR controlaba el flujo de datos a través del bus de datos durante la operación de lectura.

El MAR contenía el código de operación de la instrucción que se iba a leer de la memoria.

Ninguna

5.

MULTIPLE CHOICE QUESTION

2 mins • 2 pts

El Zuse Z3 (1941) es reconocido como el primer computador binario completamente funcional. Considerando que algunos de sus predecesores, como el ENIAC (1945), utilizaron sistemas decimales, ¿cuál fue la principal ventaja tecnológica que permitió al Zuse Z3, a pesar de ser sustancialmente más pequeño que el ENIAC, marcar un hito fundamental en la historia de la computación, llevando eventualmente a la obsolescencia de los sistemas decimales en los computadores?

Su adopción del sistema binario, que simplificó el hardware y permitió mayor eficiencia y velocidad.

Su mayor velocidad de procesamiento debido al uso de relés electromecánicos más rápidos.

Su capacidad de almacenamiento de programas más grande que el ENIAC.

Su diseño modular que facilitaba la reparación y el mantenimiento.

Ninguno

6.

MULTIPLE CHOICE QUESTION

2 mins • 1 pt

A qué Columna perteneces?

Columna 1

Columna 2