FLIO FLOPS

FLIO FLOPS

University

7 Qs

quiz-placeholder

Similar activities

Examen Tema 1 - Simulación

Examen Tema 1 - Simulación

University

11 Qs

CAPÍTULO 6

CAPÍTULO 6

University

10 Qs

El procesador

El procesador

University

12 Qs

SD9 Diagramas UML

SD9 Diagramas UML

University

10 Qs

¿Cuánto sabes sobre la tecnología que cambia al mundo?

¿Cuánto sabes sobre la tecnología que cambia al mundo?

University

10 Qs

Circuitos combinacionales

Circuitos combinacionales

University

10 Qs

Arquitectura del computador 03-05-2023

Arquitectura del computador 03-05-2023

University

11 Qs

SISTEMAS DIGITALES SUMADORES

SISTEMAS DIGITALES SUMADORES

University

10 Qs

FLIO FLOPS

FLIO FLOPS

Assessment

Quiz

Computers

University

Medium

Created by

Laura Cordoba

Used 2+ times

FREE Resource

7 questions

Show all answers

1.

MULTIPLE CHOICE QUESTION

30 sec • 1 pt

En El FF tipo JK. El nivel en J se almacenara en Q cuando ocurre el flaco de subida de CLK

Verdadero

Falso

2.

MULTIPLE CHOICE QUESTION

30 sec • 1 pt

Los FF Sincronizados presentan retardo en la señal de salida debido al detector de pulsos?

Verdadero

Falso

3.

MULTIPLE CHOICE QUESTION

30 sec • 1 pt

Un FF Tipo D se puede implementar facilmente agregando un inversor en la entrada R de un ff tipo S-R

VERDADERO

FALSO

4.

MULTIPLE CHOICE QUESTION

30 sec • 1 pt

En el flip-flop J-K, las entradas controlan el estado de salida al igual que un flip-flop S-R, con la diferencia que la condición J = K = 1 no produce una salida ambigua

FALSO

VERDADERO

5.

MULTIPLE CHOICE QUESTION

30 sec • 1 pt

CUAL ES EL ESTADO NORMAL EN REPOSO DE LAS ENTRADAS DE LATCH NOR.

En Estado reposo las entradas están En BAJO o en 0.

En Estado reposo las entradas están En ALTO o en 1

6.

MULTIPLE CHOICE QUESTION

30 sec • 1 pt

CUAL ES EL ESTADO NORMAL EN REPOSO DE LAS ENTRADAS DE LATCH NAND

En Estado reposo las entradas están En BAJO o en 0.

En Estado reposo las entradas están En ALTO o en 1

7.

MULTIPLE CHOICE QUESTION

30 sec • 1 pt

Cuando un latch NAND se ESTABLECE cuales son los estados de Q Y -Q( invertido)

Q=1

-Q( invertido)=0

Q=0

-Q( invertido)=1