Reduced Instructions Set Arcitecture

Reduced Instructions Set Arcitecture

University

9 Qs

quiz-placeholder

Similar activities

Quiz 3 Pengantar Organisasi Komputer 2023-1

Quiz 3 Pengantar Organisasi Komputer 2023-1

University

10 Qs

Arsitektur Komputer

Arsitektur Komputer

University

10 Qs

Organisasi dan arsitektur komputer

Organisasi dan arsitektur komputer

University

10 Qs

COA

COA

University

10 Qs

architecture

architecture

University

6 Qs

cache memory

cache memory

University

8 Qs

Arkom 13

Arkom 13

University

10 Qs

Arsitektur Pertemuan 14

Arsitektur Pertemuan 14

University

7 Qs

Reduced Instructions Set Arcitecture

Reduced Instructions Set Arcitecture

Assessment

Quiz

Computers

University

Medium

Created by

Sutrisno STZ

Used 2+ times

FREE Resource

9 questions

Show all answers

1.

MULTIPLE CHOICE QUESTION

30 sec • 1 pt

Dua fase pada Pipelining RISC

Read dan write

Load dan execute

Interrupt dan Instruction

Read dan execute

Instruction dan Execute

2.

MULTIPLE CHOICE QUESTION

30 sec • 1 pt

Yang termasuk dalam siklus didalam CPU adalah

Instruction

Read

Load

Write

Pipeline

3.

MULTIPLE CHOICE QUESTION

30 sec • 1 pt

Pertanyaan yang salah pada Karakteristik Arsitektur RISC adalah …

Dengan menggunakan instruksi sederhana atau instruksi satu siklus

RISC harus tidak boleh lebih kompleks dari CISC

Instruksi mesin dapat di hardware

RISC lebih kompleks dari CISC

Instruksi mesin tidak perlu mengakses penyimpanan kontrol

4.

MULTIPLE CHOICE QUESTION

30 sec • 1 pt

Karakteristik dari RISA yaitu ….

Banyak instruksi per siklus

Address mode kompleks

Format Instruksi kompleks

Execute instruksi lebih cepat

Format instruksi sederhana

5.

MULTIPLE CHOICE QUESTION

30 sec • 1 pt

Instruction Set adalah proses ….

Pengambilan instruksi

Melakukan operasi ALU dengan input Register dan output register

Operasi register ke memori atau memori ke register

Pengaturan bus I/O

Operasi antara ALU dan I/O

6.

MULTIPLE CHOICE QUESTION

30 sec • 1 pt

Tugas utama adalah melakukan semua perhitungan aritmatika dan melakukan keputusan dari suatu operasi logika

ALU

Register

MAR (Memory Address Register)

MBR (Memory Buffer Register)

I/O BR (I/O Buffer Register)

7.

MULTIPLE CHOICE QUESTION

30 sec • 1 pt

Untuk mencatat alamat memori yang akan diakses (baik yang akan ditulisi maupun dibaca)

MAR (Memory Address Register)

MBR (Memory Buffer Register)

I/O AR (I/O Address Register)

I/O BR (I/O Buffer Register)

PC (Program Counter)

8.

MULTIPLE CHOICE QUESTION

30 sec • 1 pt

Menyimpan data sementara baik data yang sedang diproses atau hasil proses.

MAR (Memory Address Register)

MBR (Memory Buffer Register)

I/O AR (I/O Address Register)

AC (Accumulator)

I/O BR (I/O Buffer Register)

9.

MULTIPLE CHOICE QUESTION

30 sec • 1 pt

Control Unit bertugas untuk

mengatur dan mengendalikan semua peralatan yang ada di sistem komputer.

Menyimpan data sementara baik data yang sedang diproses atau hasil proses.

Menampung instruksi yang akan dilaksanakan

Mencatat alamat memori dimana instruksi di dalamnya akan dieksekusi

menampung data yang akan dituliskan ke port yang alamatnya ditunjuk I/O AR atau untuk menampung data dari port (yang alamatnya ditunjuk oleh I/O AR) yang akan dibaca.